R9-FPGA-QuSX55板是一款6U CPCI标准通用FPGA阵列处理板,可用于超高速、大运算量、大存储容量信号处理场合。板上采用5片Xilinx公司的Virtex4系列SX55信号处理专用FPGA构成全互连紧耦合处理阵列。每片FPGA有512个18×18 500MHz专用高速乘法器、55K logic Cell、5.7Mb BlockRam,每片处理节点FPGA可挂1GB的64位333Mbps的DDR SDRAM和16MB 167MHz 16位宽ZBT SRAM。一片TI公司的C6455系列DSP可提供强大的数字信号处理功能,其外挂的533MHz、256MB的DDR2的SDRAM可用于大量数据的缓存。板卡具有丰富的对外数据传输和通信接口,前面板接口包括千兆以太网等,底板接口包括定义在J1 上的PCI接口、定义在J3上SRIO(Serial RapidIO)接口、定义在J4/J5上的160 bits单端或80 bits差分高速自定义接口。此外,板卡具有两个PMC子卡接口,每个子卡都有32位PCI总线,以及两个1.6GBps LINK位于JN3/JN4上。该板卡主要应用于雷达、电子对抗、软件无线电等领域。
■ 处理能力:
※ 5×Virtex4系列FPGA XC4VSX55;
※ 1×TMS320C6455@1GHz;
■ 存储容量:
※ DDR SDRAM:1GB/每处理节点FPGA;
※ ZBT SRAM:16MB/每处理节点FPGA;
※ DDR2 SDRAM:256MB;
■ 传输能力:
※ FPGA之间:1.6GB/s 源同步全互连;
※ DSP与收发节点FPGA:32bit@100MHz;
※ J3板间SRIO:4路4×1.25Gbps,全双工;
※ J4自定义IO :40 bits差分@800Mbps,或80 bits单端@100Mbps;
※ J5自定义IO :40 bits差分@800Mbps,或80 bits单端@100Mbps;
※ J1:32bit,33/66MHz PCI;
※ 以太网:1个千兆以太网;
■ 子板扩展能力:2×PMC子板接口;
■ 工作温度范围:商业级 0~70℃; 工业级 -40~80℃;
■ 典型功耗:30W。